free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

尊敬的客戶:為給您持續(xù)提供一對一優(yōu)質服務,即日起,元器件訂單實付商品金額<300元時,該筆訂單按2元/SKU加收服務費,感謝您的關注與支持!
    首頁產品索引MC100LVEP210

    MC100LVEP210

    購買收藏
    5 Differential, Dual ECL / PECL / HSTL, 2.5 V / 3.3 V

    制造商:ON

    中文數(shù)據(jù)手冊

    產品信息

    The MC100LVEP210 is a low skew 1-to-5 dual differential driver, designed with clock distribution in mind. The ECL/PECL input signals can be either differential or single ended if the V
    output is used. The signal is fanned out to 5 identical differential outputs. HSTL inputs can be used when the EP210 is operating in PECL mode.
    The LVEP210 specifically guarantees low output-to-output skew.
    Optimal design, layout, and processing minimize skew within a device and from device to device. To ensure the tight skew specification is realized, both sides of the differential output need to be terminated identically into 50 ohms even if only one output is being used. If an output pair is unused, both outputs may be left open (unterminated) without affecting skew.
    The MC100LVEP210, as with most other ECL devices, can be operated from a positive V
    supply in PECL mode. This allows the LVEP210 to be used for high performance clock distribution in +3.3 V or +2.5 V systems. Single-ended CLK input operation is limited to a V
    ≤ 3.0 V in PECL mode, or V
    ≤ -3.0 V in ECL mode.
    Designers can take advantage of the LVEP210's performance to distribute low skew clocks across the backplane or the board. In a PECL environment, series or Thevenin line terminations are typically used as they require no additional power supplies. For more information on using PECL, designers should refer to Application Note AN1406/D.
    • 85 ps Typical Device-to-Device Skew
    • 20 ps Typical Output-to-Output Skew
    • V
    • Output
    • Jitter Less than 1 ps RMS
    • 350 ps Typical Propagation Delay
    • Maximum Frequency >3 Ghz
    • The 100 Series Contains Temperature Compensation
    • PECL and HSTL Mode Operating Range: V
    • = 2.375 V to 3.8 V with V
    • = 0 V
    • NECL Mode Operating Range: V
    • = 0 V with V
    • = -2.375 V to -3.8 V
    • Open Input Default State
    • LVDS Input Compatible

    電路圖、引腳圖和封裝圖

    在線購買

    型號制造商描述購買
    MC100LVEP210MNRGON 立即購買
    MC100LVEP210FARGONMC100LVEP210 是一款低歪曲率 1:5 雙路差分驅動器,在設計時考慮到了時鐘分配。如使用 VBB 輸出,ECL/PECL 輸入信號可以是差分或單端信號。信號被扇出到 5 個相同的差分輸出。當 EP210 在 PECL 模式下運行時,可以使用 HSTL 輸入。LVEP210 可特別保證低輸出對輸出歪曲率。優(yōu)化的設計、布局和處理可最大程度降低器件內和器件之間的歪曲率。為了確保達到嚴格的歪曲率規(guī)范,即使只使用一個輸出,差分輸出的兩端也需要同樣端接到 50Ω。如果未使用輸出對,則兩個輸出都可以保持開路狀態(tài)(未端接),而不影響歪曲率。與大多數(shù)其他 ECL 器件一樣,MC100LVEP210 可在 PECL 模式下由正向 VCC 電源供電。因此,在 +3.3 V 或 +2.5 V 系統(tǒng)中使用 LVEP210,可實現(xiàn)高性能的時鐘分配。單端 CLK 輸入運行限于 PECL 模式下 VCC ≤ 3.0 V,或 NECL 模式下 VEE ≤ -3.0 V。設計人員可利用 LVEP210 的性能在背板或主板上分配低歪曲率時鐘。在 PECL 環(huán)境中,通常使用串行或戴維寧線路終端,因為它們無需額外的電源。有關使用 PECL 的更多信息,設計人員應參考應用注釋 AN1406/D。 立即購買
    MC100LVEP210FAGONMC100LVEP210 是一款低歪曲率 1:5 雙路差分驅動器,在設計時考慮到了時鐘分配。如使用 VBB 輸出,ECL/PECL 輸入信號可以是差分或單端信號。信號被扇出到 5 個相同的差分輸出。當 EP210 在 PECL 模式下運行時,可以使用 HSTL 輸入。LVEP210 可特別保證低輸出對輸出歪曲率。優(yōu)化的設計、布局和處理可最大程度降低器件內和器件之間的歪曲率。為了確保達到嚴格的歪曲率規(guī)范,即使只使用一個輸出,差分輸出的兩端也需要同樣端接到 50Ω。如果未使用輸出對,則兩個輸出都可以保持開路狀態(tài)(未端接),而不影響歪曲率。與大多數(shù)其他 ECL 器件一樣,MC100LVEP210 可在 PECL 模式下由正向 VCC 電源供電。因此,在 +3.3 V 或 +2.5 V 系統(tǒng)中使用 LVEP210,可實現(xiàn)高性能的時鐘分配。單端 CLK 輸入運行限于 PECL 模式下 VCC ≤ 3.0 V,或 NECL 模式下 VEE ≤ -3.0 V。設計人員可利用 LVEP210 的性能在背板或主板上分配低歪曲率時鐘。在 PECL 環(huán)境中,通常使用串行或戴維寧線路終端,因為它們無需額外的電源。有關使用 PECL 的更多信息,設計人員應參考應用注釋 AN1406/D。 立即購買

    技術資料

    標題類型大?。↘B)下載
    AC Characteristics of ECL DevicesPDF896 點擊下載
    ECL Clock Distribution TechniquesPDF54 點擊下載
    Interfacing Between LVDS and ECLPDF121 點擊下載
    Designing with PECL (ECL at +5.0 V)PDF102 點擊下載
    The ECL Translator GuidePDF142 點擊下載
    Odd Number Divide By Counters with 50% Outputs and Synchronous ClocksPDF90 點擊下載
    ECLinPS, ECLinPS Lite, ECLinPS Plus and GigaComm Marking and Ordering Information GuidePDF71 點擊下載
    Storage and Handling of Drypack Surface Mount DevicePDF49 點擊下載

    應用案例更多案例

    系列產品索引查看所有產品

    MIC38C42MC100LVEP111MCP2030MC10EL51
    MBR0520LMC74VHC595MIC2130MOC3020M
    MJH11020MMBTA64LMC10E141MC74VHC1G00
    MC100ELT23MC100EL57MC100E116MMBFJ176
    MC34071MC74LCX245MIC4427MC33272A
    Copyright ?2012-2025 hqchip.com.All Rights Reserved 粵ICP備14022951號工商網監(jiān)認證 工商網監(jiān) 營業(yè)執(zhí)照