數(shù)字電路數(shù)字邏輯電路數(shù)據(jù)采集電路
數(shù)據(jù)采集邏輯原理圖/電路圖
CY7C68013中文資料pdf ?
本系統(tǒng)的具體和詳細(xì)設(shè)計(jì)如圖2所示的數(shù)據(jù)采集邏輯原理圖。在圖2中, 圖像采集處理芯片用OV7620/7120,時(shí)鐘頻率為27MHz,像素時(shí)鐘為27MHz;CPU控制和USB2.0接口芯片用CY7C68013,時(shí)鐘頻率為24MHz,通過對CY7C68013內(nèi)部的CPUCS寄存器進(jìn)行修改,使其工作在48MHz方式下。根據(jù)芯片OV7620/7120 及CY7C68013 內(nèi)部的FIFO、通用編程接口等特點(diǎn), 其具體接法是: 將OV7620/7120 的像素時(shí)鐘PCLK接到CY7C68013的IFCLK上;OV7620/7120的HREF、VSYNC分別接到CY7C68013的RDY0、RDY1上;同時(shí)將OV76 20 / 7 12 0 的VSYNC、CHSYNC 分別接到CY7C68013 的INT0、INT1 上。將CY7C68013 的PE0、PE1接在OV7620/7120 的I2C BUS 上。