free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

尊敬的客戶:為給您持續(xù)提供一對一優(yōu)質(zhì)服務,即日起,元器件訂單實付商品金額<300元時,該筆訂單按2元/SKU加收服務費,感謝您的關(guān)注與支持!
    首頁產(chǎn)品索引NB3V8312C

    NB3V8312C

    購買收藏
    ?1-TO-12 LVCMOS/LVTTL

    制造商:ON

    中文數(shù)據(jù)手冊

    產(chǎn)品信息

    The NB3V8312C is a high performance, low skew LVCMOS fanout buffer which can distribute 12 ultra-low jitter clocks from an LVCMOS/LVTTL input up to 250 MHz. The 12 LVCMOS output pins drive 50Ωseries or parallel terminated transmission lines. The outputs can also be disabled to a high impedance (tri-stated) via the OE input, or enabled when High. The NB3V8312C provides an enable input, CLK_EN pin, which synchronously enables or disables the clock outputs while in the LOW state. Since this input is internally synchronized to the input clock, changing only when the input is LOW, potential output glitching or runt pulse generation is eliminated. Separate VDD core and VDDO output supplies allow the output buffers to operate at the same supply as the VDD (VDD = VDDO) or from a lower supply voltage. Compared to single-supply operation, dual supply operation enables lower power consumption and output-level compatibility. The VDD core supply voltage can be set to 3.3 V, 2.5 V or 1.8 V, while the VDDO output supply voltage can be set to 3.3 V, 2.5 V, or 1.8 V, with the constraint that VDD >/= VDDO.
    • VDD core supply voltage can be set to 3.3 V, 2.5 V or 1.8 V
    • VDDO output supply voltage can be set to 3.3 V, 2.5 V, or 1.8 V, with the constraint that VDD >/= VDDO
    • 250 MHz Maximum Clock Frequency
    • Accepts LVCMOS, LVTTL Clock Inputs
    • 12 LVCMOS Clock Outputs
    • 150 ps Max. Skew Between Outputs
    • Temp. Range 40C to +85C
    • 32pin LQFP and QFN Packages
    • Synchronous Clock Enable

    在線購買

    型號制造商描述購買
    NB3V8312CFAGONNB3V8312C 是一款高性能、低歪曲率 LVCMOS 扇出緩沖器,可基于最高 250 MHz 的 LVCMOS/LVTTL 輸入分發(fā) 12 個超低抖動時鐘。12 個 LVCMOS 輸出引腳驅(qū)動 50Ω 串聯(lián)或并聯(lián)端接傳輸線路。這些輸出還可通過 OE 輸入禁用為高阻抗(三態(tài)),或在高電平時啟用。NB3V8312C 提供啟用輸入、CLK_EN 引腳,同時啟用時鐘輸出,或在低電平狀態(tài)時對其禁用。因為此輸入與輸入時鐘進行內(nèi)部同步,僅在輸入為低電平時進行變化,所以不會出現(xiàn)輸出故障或矮脈沖生成。單獨的 VDD 內(nèi)核和 VDDO 輸出電源允許輸出緩沖器以與 VDD (VDD = VDDO) 的電源或更低電源電壓允許。與單電源運行相比,雙電源運行可實現(xiàn)更低功耗和輸出電平兼容性。VDD 內(nèi)核電源電壓可設置為 3.3 V、2.5 V 或 1.8 V,VDDO 輸出電源電壓可設置為 3.3 V、2.5 V 或 1.8 V,但有個約束是 VDD >/= VDDO。 立即購買
    NB3V8312CMNR4GONNB3V8312C 是一款高性能、低歪曲率 LVCMOS 扇出緩沖器,可基于最高 250 MHz 的 LVCMOS/LVTTL 輸入分發(fā) 12 個超低抖動時鐘。12 個 LVCMOS 輸出引腳驅(qū)動 50Ω 串聯(lián)或并聯(lián)端接傳輸線路。這些輸出還可通過 OE 輸入禁用為高阻抗(三態(tài)),或在高電平時啟用。NB3V8312C 提供啟用輸入、CLK_EN 引腳,同時啟用時鐘輸出,或在低電平狀態(tài)時對其禁用。因為此輸入與輸入時鐘進行內(nèi)部同步,僅在輸入為低電平時進行變化,所以不會出現(xiàn)輸出故障或矮脈沖生成。單獨的 VDD 內(nèi)核和 VDDO 輸出電源允許輸出緩沖器以與 VDD (VDD = VDDO) 的電源或更低電源電壓允許。與單電源運行相比,雙電源運行可實現(xiàn)更低功耗和輸出電平兼容性。VDD 內(nèi)核電源電壓可設置為 3.3 V、2.5 V 或 1.8 V,VDDO 輸出電源電壓可設置為 3.3 V、2.5 V 或 1.8 V,但有個約束是 VDD >/= VDDO。 立即購買
    NB3V8312CFAR2GONNB3V8312C 是一款高性能、低歪曲率 LVCMOS 扇出緩沖器,可基于最高 250 MHz 的 LVCMOS/LVTTL 輸入分發(fā) 12 個超低抖動時鐘。12 個 LVCMOS 輸出引腳驅(qū)動 50Ω 串聯(lián)或并聯(lián)端接傳輸線路。這些輸出還可通過 OE 輸入禁用為高阻抗(三態(tài)),或在高電平時啟用。NB3V8312C 提供啟用輸入、CLK_EN 引腳,同時啟用時鐘輸出,或在低電平狀態(tài)時對其禁用。因為此輸入與輸入時鐘進行內(nèi)部同步,僅在輸入為低電平時進行變化,所以不會出現(xiàn)輸出故障或矮脈沖生成。單獨的 VDD 內(nèi)核和 VDDO 輸出電源允許輸出緩沖器以與 VDD (VDD = VDDO) 的電源或更低電源電壓允許。與單電源運行相比,雙電源運行可實現(xiàn)更低功耗和輸出電平兼容性。VDD 內(nèi)核電源電壓可設置為 3.3 V、2.5 V 或 1.8 V,VDDO 輸出電源電壓可設置為 3.3 V、2.5 V 或 1.8 V,但有個約束是 VDD >/= VDDO。 立即購買
    NB3V8312CMNGONNB3V8312C 是一款高性能、低歪曲率 LVCMOS 扇出緩沖器,可基于最高 250 MHz 的 LVCMOS/LVTTL 輸入分發(fā) 12 個超低抖動時鐘。12 個 LVCMOS 輸出引腳驅(qū)動 50Ω 串聯(lián)或并聯(lián)端接傳輸線路。這些輸出還可通過 OE 輸入禁用為高阻抗(三態(tài)),或在高電平時啟用。NB3V8312C 提供啟用輸入、CLK_EN 引腳,同時啟用時鐘輸出,或在低電平狀態(tài)時對其禁用。因為此輸入與輸入時鐘進行內(nèi)部同步,僅在輸入為低電平時進行變化,所以不會出現(xiàn)輸出故障或矮脈沖生成。單獨的 VDD 內(nèi)核和 VDDO 輸出電源允許輸出緩沖器以與 VDD (VDD = VDDO) 的電源或更低電源電壓允許。與單電源運行相比,雙電源運行可實現(xiàn)更低功耗和輸出電平兼容性。VDD 內(nèi)核電源電壓可設置為 3.3 V、2.5 V 或 1.8 V,VDDO 輸出電源電壓可設置為 3.3 V、2.5 V 或 1.8 V,但有個約束是 VDD >/= VDDO。 立即購買

    技術(shù)資料

    標題類型大小(KB)下載
    Storage and Handling of Drypack Surface Mount DevicePDF49 點擊下載
    Clock Generation and Clock and Data Marking and Ordering Information GuidePDF71 點擊下載
    Board Mounting Notes for Quad Flat-Pack No-Lead Package (QFN)PDF40 點擊下載
    Ultra-Low Jitter, Low Skew 1:12 LVCMOS/LVTTL Fanout BufferPDF153 點擊下載
    Phase Noise and Additive Phase Jitter Analysis Using the NB3V8312CPDF542 點擊下載
    QFN32, 5x5, 0.5P, 3.1x3.1EPPDF56 點擊下載
    NB3V8312C IBIS ModelUNKNOW85 點擊下載

    應用案例更多案例

    系列產(chǎn)品索引查看所有產(chǎn)品

    NV25080NCP4352NUD4700NCP59744
    NDS7002ANB6LQ572NCP347NCN8025
    NUD3112NCV7425NLSV1T244NCV7748
    NCP2811NCP1077NIS5112NB7V58M
    NCP1082NSI45035JNC7SP58NUF2450
    Copyright ?2012-2025 hqchip.com.All Rights Reserved 粵ICP備14022951號工商網(wǎng)監(jiān)認證 工商網(wǎng)監(jiān) 營業(yè)執(zhí)照