電子百科
8 通道同時(shí)采樣 ADC
73dB SNR
90dB SFDR
低功率:88mW / 59mW / 46mW (每通道)
單 1.8V 電源
串行 LVDS 輸出:每通道 1 位或 2 位
可選的輸入范圍:1VP-P 至 2VP-P
800MHz 滿功率帶寬采樣及保持 (S/H)
停機(jī)和打盹模式
用于配置的串行 SPI 端口
內(nèi)部旁路電容,無(wú)外部組件
140 引腳 (11.25mm x 9mm) BGA 封裝
DC 規(guī)格包括整個(gè)溫度范圍內(nèi)的 ±1LSB INL (典型值)、±0.3LSB DNL (典型值) 和無(wú)漏失碼。轉(zhuǎn)換噪聲很低,僅為 1.2LSBRMS.
數(shù)字輸出為串行 LVDS,旨在最大限度地減少數(shù)據(jù)線的數(shù)目。每個(gè)通道一次輸出兩個(gè)位 (“雙線道” 模式)。在較低采樣速率條件下提供了每個(gè)通道一次輸出一個(gè)位的選項(xiàng) (“單線道”模式)。
可以利用一個(gè)正弦波、PECL、LVDS、TTL 或 CMOS 輸入對(duì) ENC+ 和 ENC- 輸入進(jìn)行差分或單端驅(qū)動(dòng)。一個(gè)內(nèi)部時(shí)鐘占空比穩(wěn)定器在全速和多種時(shí)鐘占空比條件下實(shí)現(xiàn)了高性能。