free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

0
問(wèn)答首頁(yè) 最新問(wèn)題 熱門問(wèn)題 等待回答標(biāo)簽廣場(chǎng)
我要提問(wèn)

485

485內(nèi)部電路

這個(gè)是TI一款485芯片的內(nèi)部電路圖,在圖中有關(guān)三極管和MOS管的控制信號(hào)均為標(biāo)示出于芯片使能管腳的關(guān)系,加上本人硬件還沒(méi)有入門,無(wú)法理解,請(qǐng)T叔幫忙看下,在485芯片接收使能和發(fā)送使能時(shí),內(nèi)部三極管和MOS管的控制信號(hào)是咋樣的?

提問(wèn)者:jerry181855 地點(diǎn):- 瀏覽次數(shù):9301 提問(wèn)時(shí)間:10-14 14:18
我有更好的答案
提 交
6條回答
映像2016 06-18 18:39


你的學(xué)習(xí)方法不妥
對(duì)于應(yīng)用設(shè)計(jì),你只需了解485通訊協(xié)議,以及如正確接線使用就夠了,不必研究模塊內(nèi)部原理
若是想設(shè)計(jì)模塊,則應(yīng)該先把基楚打好了,看得懂人家的設(shè)計(jì)意圖了,再用自已的知慧去創(chuàng)新.

http://ishare.iask.sina.com.cn/search.php?key=485&from=index&format=

看這個(gè)資料,容易理解

sn65hvd3082e.pdf(670.91 KB, 下載次數(shù): 31)2012-3-8 10:41 上傳點(diǎn)擊文件名下載附件

John94 06-24 12:51

現(xiàn)在的問(wèn)題是在集抄系統(tǒng)中,485總線上接的電表很多,每個(gè)表都會(huì)有上下拉電阻,然后芯片廠家給的資料上有關(guān)這一塊有這么一個(gè)結(jié)論,上下拉電阻太大,容易導(dǎo)致AB之間的電壓太小,使信號(hào)無(wú)法識(shí)別,上下拉電阻太小,則會(huì)導(dǎo)致要求的驅(qū)動(dòng)電流太大,導(dǎo)致芯片無(wú)法輸出,從字面上可以大概可以,但是我更想通過(guò)實(shí)際的電路情況,來(lái)更好的理解這個(gè)結(jié)論,順便上傳點(diǎn)資料,供大家參考

w525170414 06-21 14:21
偏置電阻要根據(jù)節(jié)點(diǎn)數(shù)的阻抗合成來(lái)計(jì)算選擇合理的參數(shù),樓主的研究方向不對(duì),反而把簡(jiǎn)單的問(wèn)題復(fù)雜化了。
jjfuwerwer 06-16 10:38
確實(shí)把簡(jiǎn)單問(wèn)題復(fù)雜化了,現(xiàn)在問(wèn)個(gè)最簡(jiǎn)潔明了的問(wèn)題,485芯片輸出高電平,是OD門或者OC門輸出,必須要上拉嗎?
uwufjwer 06-20 09:45


OD門跟OC門是一回事,只是MOS管與雙極型管區(qū)別,都沒(méi)有上拉電阻,必需外置上拉才能工作.


OC和OD門上拉電阻阻值的計(jì)算技巧.pdf(129.26 KB, 下載次數(shù): 14)2012-3-9 12:10 上傳點(diǎn)擊文件名下載附件



我們先來(lái)說(shuō)說(shuō)集電極開(kāi)路輸出的結(jié)構(gòu)。集電極開(kāi)路輸出的結(jié)構(gòu)如圖1所示,右邊的那個(gè)三極管集電極什么都不接,所以叫做集電極開(kāi)路(左邊的三極管為反相之用,使輸入為"0"時(shí),輸出也為"0")。對(duì)于圖1,當(dāng)左端的輸入為“0”時(shí),前面的三極管截止(即集電極C跟發(fā)射極E之間相當(dāng)于斷開(kāi)),所以5V電源通過(guò)1K電阻加到右邊的三極管上,右邊的三極管導(dǎo)通(即相當(dāng)于一個(gè)開(kāi)關(guān)閉合);當(dāng)左端的輸入為“1”時(shí),前面的三極管導(dǎo)通,而后面的三極管截止(相當(dāng)于開(kāi)關(guān)斷開(kāi))。



  我們將圖1簡(jiǎn)化成圖2的樣子。圖2中的開(kāi)關(guān)受軟件控制,“1”時(shí)斷開(kāi),“0”時(shí)閉合。很明顯可以看出,當(dāng)開(kāi)關(guān)閉合時(shí),輸出直接接地,所以輸出電平為0。而當(dāng)開(kāi)關(guān)斷開(kāi)時(shí),則輸出端懸空了,即高阻態(tài)。這時(shí)電平狀態(tài)未知,如果后面一個(gè)電阻負(fù)載(即使很輕的負(fù)載)到地,那么輸出端的電平就被這個(gè)負(fù)載拉到低電平了,所以這個(gè)電路是不能輸出高電平的。
  再看圖三。圖三中那個(gè)1K的電阻即是上拉電阻。如果開(kāi)關(guān)閉合,則有電流從1K電阻及開(kāi)關(guān)上流過(guò),但由于開(kāi)關(guān)閉和時(shí)電阻為0(方便我們的討論,實(shí)際情況中開(kāi)關(guān)電阻不為0,另外對(duì)于三極管還存在飽和壓降),所以在開(kāi)關(guān)上的電壓為0,即輸出電平為0。如果開(kāi)關(guān)斷開(kāi),則由于開(kāi)關(guān)電阻為無(wú)窮大(同上,不考慮實(shí)際中的漏電流),所以流過(guò)的電流為0,因此在1K電阻上的壓降也為0,所以輸出端的電壓就是5V了,這樣就能輸出高電平了。但是這個(gè)輸出的內(nèi)阻是比較大的(即1KΩ),如果接一個(gè)電阻為R的負(fù)載,通過(guò)分壓計(jì)算,就可以算得最后的輸出電壓為5*R/(R+1000)伏,即5/(1+1000/R)伏。所以,如果要達(dá)到一定的電壓的話,R就不能太小。如果R真的太小,而導(dǎo)致輸出電壓不夠的話,那我們只有通過(guò)減小那個(gè)1K的上拉電阻來(lái)增加驅(qū)動(dòng)能力。但是,上拉電阻又不能取得太小,因?yàn)楫?dāng)開(kāi)關(guān)閉合時(shí),將產(chǎn)生電流,由于開(kāi)關(guān)能流過(guò)的電流是有限的,因此限制了上拉電阻的取值,另外還需要考慮到,當(dāng)輸出低電平時(shí),負(fù)載可能還會(huì)給提供一部分電流從開(kāi)關(guān)流過(guò),因此要綜合這些電流考慮來(lái)選擇合適的上拉電阻。
  如果我們將一個(gè)讀數(shù)據(jù)用的輸入端接在輸出端,這樣就是一個(gè)IO口了(51的IO口就是這樣的結(jié)構(gòu),其中P0口內(nèi)部不帶上拉,而其它三個(gè)口帶內(nèi)部上拉),當(dāng)我們要使用輸入功能時(shí),只要將輸出口設(shè)置為1即可,這樣就相當(dāng)于那個(gè)開(kāi)關(guān)斷開(kāi),而對(duì)于P0口來(lái)說(shuō),就是高阻態(tài)了。
什么是漏極開(kāi)路(OD)?
  對(duì)于漏極開(kāi)路(OD)輸出,跟集電極開(kāi)路輸出是十分類似的。將上面的三極管換成場(chǎng)效應(yīng)管即可。這樣集電極就變成了漏極,OC就變成了OD,原理分析是一樣的。
  另一種輸出結(jié)構(gòu)是推挽輸出。推挽輸出的結(jié)構(gòu)就是把上面的上拉電阻也換成一個(gè)開(kāi)關(guān),當(dāng)要輸出高電平時(shí),上面的開(kāi)關(guān)通,下面的開(kāi)關(guān)斷;而要輸出低電平時(shí),則剛好相反。比起OC或者OD來(lái)說(shuō),這樣的推挽結(jié)構(gòu)高、低電平驅(qū)動(dòng)能力都很強(qiáng)。如果兩個(gè)輸出不同電平的輸出口接在一起的話,就會(huì)產(chǎn)生很大的電流,有可能將輸出口燒壞。而上面說(shuō)的OC或OD輸出則不會(huì)有這樣的情況,因?yàn)樯侠娮杼峁┑碾娏鞅容^小。如果是推挽輸出的要設(shè)置為高阻態(tài)時(shí),則兩個(gè)開(kāi)關(guān)必須同時(shí)斷開(kāi)(或者在輸出口上使用一個(gè)傳輸門),這樣可作為輸入狀態(tài),AVR單片機(jī)的一些IO口就是這種結(jié)構(gòu)。
daaty 06-18 04:28
謝謝樓上提供的資料,這些真是我想要的,有時(shí)間我會(huì)好好看下,非常感謝大家的幫助!
撰寫答案
提 交
1 / 3
1 / 3
相關(guān)485
最近被485電了很多次了,求大神分析下為什么
隔離485通信接口芯片ADM2483供電問(wèn)題
關(guān)于SP485芯片經(jīng)常損壞的問(wèn)題
求助 關(guān)于單片機(jī)與485總線 命令幀的發(fā)送和響應(yīng)幀的接收
485通訊如何尋址