free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

0
問答首頁 最新問題 熱門問題 等待回答標簽廣場
我要提問

請教各位大俠,I/0經(jīng)過光藕隔離,還能做輸入和輸出

我現(xiàn)在用一個模塊做開發(fā),這個模塊的I/0引腳即可以做輸入也可以做輸出,模塊的供電是3.3V,而我們的系統(tǒng)輸入和輸出都是24V,經(jīng)過光藕隔離之后,這個I/0引腳還能做輸入和輸出,這個電路怎么設計啊,我想的方案太復雜,有簡單的點沒
提問者:chenchao981 地點:- 瀏覽次數(shù):2883 提問時間:03-14 21:44
我有更好的答案
提 交
10條回答
gvjhvbc 03-15 16:42
要作輸入,光耦反過來接 上啦到cpu IO
冉冉冉冉 03-18 16:59
怎么上拉,通過軟件設定,他還能做輸入和輸出,也就是我們的項目要求不能限制死一種形式,輸入和輸出通過項目要求,可以隨便設定,但是硬件電路不能再改變了,要設計好
xiezhe272 03-17 11:18
方案簡單不了,先提供你的方案大家討論。
CHERYLCHEN 03-20 02:33
應該只能通過軟件來實現(xiàn)? ?因為你說到可以隨便改變輸入輸出? ?有點頭疼? ?考慮用FPGA實現(xiàn)? ?等待高人指點
hdfsf 03-17 02:53
我想的是比較土的方案,所以才請教大家,我的方案是在設計電路上輸入用一個單獨光藕做,輸出用一個單獨光藕做,然后把I/0引腳通過3針跳線的方式,也就是I/0接到跳線中間的引腳,光藕焊接的是插座,根據(jù)項目需要做輸入的時候,跳線跳到輸入上,光藕插到輸入插座上,需要輸出的時候,跳線跳到輸出端,光藕插到輸出插座上。方案很土,請高人指點好的方案。
YearMonths 03-20 21:59
謝謝jjjyufan,您說的方案和我上邊的基本類似,我怎么發(fā)分啊
sdfjaslkdjf 03-20 00:11
點 “我要結(jié)貼”??或者“評分” 都可以
xianhaizhe 03-16 09:13
我這邊輸入和輸出都要求是高,所以和你上邊電路有些區(qū)別。
fstdftwew 03-20 06:22
電阻你可以自己實際調(diào)整下
nckznc 03-18 04:18
大俠,我有個疑問,當左邊I/0作為輸出時,右側(cè)導通后,二極管的陰極由原來的VCC被拉低,I/0二極管陽極節(jié)點作為最終的輸出,二極管能可靠導通嗎,那兒的正向?qū)妷簭哪莾簛淼陌?,我現(xiàn)在有點暈??謝謝指導
撰寫答案
提 交
1 / 3
1 / 3