PCB 設(shè)計原理圖設(shè)計阻抗匹配問題
在設(shè)計高速PCB 電路時,阻抗匹配是設(shè)計的要素之一。而阻抗值跟走線方式有絕對的關(guān)系,例如是走在表面(microstrip)或內(nèi)層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB 材質(zhì)等均會影響走線的特性阻抗值。也就是說要在布線后才能確定阻抗值。一般仿真軟件會因線路模型或所使用的數(shù)學(xué)算法的限制而無法考慮到一些阻抗不連續(xù)的布線情況,這時候在原理圖上只能預(yù)留一些terminators(端接),如串聯(lián)電阻等,來緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問題的方法還是布線時盡量注意避免阻抗不連續(xù)的發(fā)生。
提問者:后天天后
地點:-
瀏覽次數(shù):2204
提問時間:01-09 01:34
我有更好的答案