??圖3是可逆、可預(yù)置計數(shù)器CD4029構(gòu)成的任意N分頻減法計數(shù)電路,U/D接“L”電平進行減法計數(shù),B/D接“L”電平按BCD輸出碼進行計數(shù),低位的Co進位到高位的CT輸入進行進位計數(shù),按BCD計數(shù)連接可實現(xiàn)0-299分頻,按二進制連接(B/D)端連到VDD上)可實現(xiàn)0-8192分頻,分頻比N值是由并行預(yù)置輸入端P3-P0所加的數(shù)字電平來決定的,可在上述范圍內(nèi)任意設(shè)置。
????該電路每當(dāng)各級CD4029均計數(shù)到全零狀態(tài)時,各級的Co=“L”電平,通過3輸入NOR門譯碼就在PE端出現(xiàn)正脈沖(tw寬),將各級預(yù)置設(shè)定數(shù)字(圖示123)并行置入內(nèi)部,再開始新的計數(shù)循環(huán),PE端出現(xiàn)的瞬變脈沖就是分頻后的輸出信號,其周期是計數(shù)時鐘CLK(即fin)周期的N倍,脈寬tw是由計數(shù)器延遲時間和NOR門延時之和來決定的,用CD4029和CD4025(三NOR)情況大約tw=0.9us(VDD=5V時),如果需要更寬的脈沖分頻輸出,可以使用單穩(wěn)延時電路如CD4528/4538來作定時展寬。