free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

尊敬的客戶:為給您持續(xù)提供一對一優(yōu)質(zhì)服務,即日起,元器件訂單實付商品金額<300元時,該筆訂單按2元/SKU加收服務費,感謝您的關注與支持!
    首頁產(chǎn)品索引MC100LVEL34

    MC100LVEL34

    購買收藏
    ?3.3 V ECL ÷·2, ÷·4, ÷·8 Divider

    制造商:ON

    中文數(shù)據(jù)手冊

    產(chǎn)品信息

    The MC100LVEL34 is a low skew 2, 4, 8 clock generation chip designed explicitly for low skew clock generation applications. The internal dividers are synchronous to each other, therefore, the common output edges are all precisely aligned. The VBB pin, an internally generated voltage supply, is available to this device only. For single?ended input conditions, the unused differential input is connected to VBB as a switching reference voltage. VBB may also rebias AC coupled inputs. When used, decouple VBB and VCC via a 0.01 F capacitor and limit current sourcing or sinking to 0.5 mA. When not used, VBB should be left open.
    The common enable (EN bar) is synchronous so that the internal dividers will only be enabled/disabled when the internal clock is already in the LOW state. This avoids any chance of generating a runt clock pulse on the internal clock when the device is enabled/disabled as can happen with an asynchronous control. An internal runt pulse
    could lead to losing synchronization between the internal divider stages. The internal enable flip-flop is clocked on the falling edge of the input clock; therefore, all associated specification limits are referenced to the negative edge of the clock input.
    Upon start?up, the internal flip-flops will attain a random state; the master reset (MR) input allows for the synchronization of the internaldividers, as well as multiple LVEL34s in a system.
    • 50 ps Typical Output-to-Output Skew
    • Synchronous Enable/Disable
    • Master Reset for Synchronization
    • 1.5 GHz Toggle Frequency
    • The 100 Series Contains Temperature Compensation.
    • PECL Mode Operating Range: V
    • = 3.0 V to 3.8 V with V
    • = 0V
    • NECL Mode Operating Range: V
    • = 0 V with V
    • = -3.0 V to -3.8 V
    • Open Input Default State
    • LVDS Input Compatible
    • Pb-Free Packages are Available

    電路圖、引腳圖和封裝圖

    在線購買

    型號制造商描述購買
    MC100LVEL34DTGON 立即購買
    MC100LVEL34DGONIC CLOCK GEN ECL 2/4/8 16SOIC 立即購買
    MC100LVEL34DR2GONMC100LVEL34 是一款低歪曲率 2、4、8 分頻時鐘生成芯片,明確適用于低歪曲率時鐘生成應用。內(nèi)部分頻器互相同步,因此公共輸出邊全部精確對齊。僅為此器件提供 VBB 引腳,即內(nèi)部產(chǎn)生的供應電壓。對于單端輸入情況,未使用的差分輸入將作為開關參考電壓聯(lián)接 VBB。VBB 還可將 AC 耦合輸入重偏置。使用時,通過 0.01 F 電容器對 VBB 和 VCC 進行去耦合,并將源或汲電流限制為 0.5 mA。不使用時,VBB 應保持開路。公共啟用 (ENbar) 是同步的,因此內(nèi)部分頻器僅在內(nèi)部時鐘已在低電平狀態(tài)時啟用/禁用。這樣會避免當設備啟用/禁用時在內(nèi)部時鐘上產(chǎn)生短時鐘脈沖,這種情況可能發(fā)生在異步控制中。內(nèi)部矮脈沖可能導致內(nèi)部分頻器級之間的同步丟失。內(nèi)部啟用觸發(fā)器在輸入時鐘的下降邊進行計時,因此,所有相關規(guī)格限制都參考到時鐘輸入的負邊。啟動時,內(nèi)部觸發(fā)器將達到隨機狀態(tài);主時鐘重置 (MR) 輸入實現(xiàn)內(nèi)部分頻器之間以及系統(tǒng)中多個 LVEL34 的同步。 立即購買
    MC100LVEL34DTR2GONMC100LVEL34 是一款低歪曲率 2、4、8 分頻時鐘生成芯片,明確適用于低歪曲率時鐘生成應用。內(nèi)部分頻器互相同步,因此公共輸出邊全部精確對齊。僅為此器件提供 VBB 引腳,即內(nèi)部產(chǎn)生的供應電壓。對于單端輸入情況,未使用的差分輸入將作為開關參考電壓聯(lián)接 VBB。VBB 還可將 AC 耦合輸入重偏置。使用時,通過 0.01 F 電容器對 VBB 和 VCC 進行去耦合,并將源或汲電流限制為 0.5 mA。不使用時,VBB 應保持開路。公共啟用 (ENbar) 是同步的,因此內(nèi)部分頻器僅在內(nèi)部時鐘已在低電平狀態(tài)時啟用/禁用。這樣會避免當設備啟用/禁用時在內(nèi)部時鐘上產(chǎn)生短時鐘脈沖,這種情況可能發(fā)生在異步控制中。內(nèi)部矮脈沖可能導致內(nèi)部分頻器級之間的同步丟失。內(nèi)部啟用觸發(fā)器在輸入時鐘的下降邊進行計時,因此,所有相關規(guī)格限制都參考到時鐘輸入的負邊。啟動時,內(nèi)部觸發(fā)器將達到隨機狀態(tài);主時鐘重置 (MR) 輸入實現(xiàn)內(nèi)部分頻器之間以及系統(tǒng)中多個 LVEL34 的同步。 立即購買

    技術資料

    標題類型大?。↘B)下載
    AC Characteristics of ECL DevicesPDF896 點擊下載
    ECL Clock Distribution TechniquesPDF54 點擊下載
    Interfacing Between LVDS and ECLPDF121 點擊下載
    Designing with PECL (ECL at +5.0 V)PDF102 點擊下載
    The ECL Translator GuidePDF142 點擊下載
    Odd Number Divide By Counters with 50% Outputs and Synchronous ClocksPDF90 點擊下載
    ECLinPS, ECLinPS Lite, ECLinPS Plus and GigaComm Marking and Ordering Information GuidePDF71 點擊下載
    Storage and Handling of Drypack Surface Mount DevicePDF49 點擊下載

    應用案例更多案例

    系列產(chǎn)品索引查看所有產(chǎn)品

    MC74AC253MCP100MC10ELT22MMBTH81
    MIC38C45MC1558-DIEMC10E116MCP19124
    MJH6287MRF24WN0MBMIC3808MIC3263
    MC14585BMICRF230MSP430F5529MC10EL16
    MC10ELT20MCP795W10MC100EL01MOC3162M
    Copyright ?2012-2025 hqchip.com.All Rights Reserved 粵ICP備14022951號工商網(wǎng)監(jiān)認證 工商網(wǎng)監(jiān) 營業(yè)執(zhí)照