free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

尊敬的客戶:為給您持續(xù)提供一對一優(yōu)質服務,即日起,元器件訂單實付商品金額<300元時,該筆訂單按2元/SKU加收服務費,感謝您的關注與支持!
    首頁產品索引MC100EP139

    MC100EP139

    購買收藏
    ?3.3 V / 5.0 V ECL ÷·2/4, ÷·4/5/6 Clock Generator Chip

    制造商:ON

    中文數據手冊

    產品信息

    The MC10/100EP139 is a low skew divide by 2/4, divide by 4/5/6 clock generation chip designed explicitly for low skew clock generation applications. The internal dividers are synchronous to each other, therefore, the common output edges are all precisely aligned. The device can be driven by either a differential or single-ended ECL or, if positive power supplies are used, LVPECL input signals. In addition, by using the V
    output, a sinusoidal source can be AC coupled into the device. If a single-ended input is to be used, the V
    output should be connected to the CLKbar input and bypassed to ground via a 0.01uF capacitor.
    The common enable (ENbar) is synchronous so that the internal dividers will only be enabled/disabled when the internal clock is already in the LOW state. This avoids any chance of generating a runt clock pulse on the internal clock when the device is enabled/disabled as can happen with an asynchronous control. The internal enable flip-flop is clocked on the falling edge of the input clock, therefore, all associated specification limits are referenced to the negative edge of the clock input.
    Upon startup, the internal flip-flops will attain a random state; therefore, for systems which utilize multiple EP139s, the master reset (MR) input must be asserted to ensure synchronization. For systems which only use one EP139, the MR pin need not be exercised as the internal divider design ensures synchronization between the divide by 2/4 and the divide by 4/5/6 outputs of a single device. All V
    and V
    pins must be externally connected to power supply to guarantee proper operation.
    The 100 Series contains temperature compensation.
    • Maximum Frequency >1.0 GHz Typical
    • 50ps Output-to-Output Skew
    • PECL Mode Operating Range:V
    • =3.0 V to 5.5 V withV
    • = 0 V
    • NECL Mode Operating Range: V
    • = 0 V with V
    • = -3.0 V to -5.5 V
    • Open Input Default State
    • Safety Clamp on Inputs
    • Synchronous Enable/Disable
    • Master Reset for Synchronization of Multiple Chips
    • V
    • Output
    • Pb-Free Packages are Available

    電路圖、引腳圖和封裝圖

    在線購買

    型號制造商描述購買
    MC100EP139MNGONIC CLOCK GEN 3.3/5V ECL 20-QFN 立即購買
    MC100EP139DWGONMC10/100EP139 是一款低歪曲率 2/4 分頻、4/5/6 分頻時鐘生成芯片進行分頻,明確適用于低歪曲率時鐘生成應用。內部分頻器互相同步,因此公共輸出邊全部精確對齊。該器件可由差分或單端 ECL 驅動,如果使用正向電源,則由 LVPECL 輸入信號驅動。另外,通過使用 VBB 輸出,可以將正弦源以交流方式耦合到該器件中。如果要使用單端信號,則應該將 VBB 引腳聯(lián)接 CLKbar 輸入,并通過 0.01 uF 電容器旁通接地。公共啟用 (ENbar) 是同步的,因此內部分頻器僅在內部時鐘已在低電平狀態(tài)時啟用/禁用。這樣會避免當設備啟用/禁用時在內部時鐘上產生短時鐘脈沖,這種情況可能發(fā)生在異步控制中。內部啟用觸發(fā)器在輸入時鐘的下降邊進行計時,因此,所有相關規(guī)格限制都參考到時鐘輸入的負邊。啟動時,內部觸發(fā)器將達到隨機狀態(tài);因此,對于使用多個 EP139 的系統(tǒng)來說,必須斷定主時鐘重置 (MR) 輸入以確保同步。對于僅使用一個 EP139 的系統(tǒng),不需要作為內部分頻器設計運行的 MR 引腳將確保一個器件 2/4 輸出分頻和 4/5/6 個輸出分頻之間的同步。所有 VCC 和 VEE 引腳必須外部聯(lián)接電源才能保證正確運行。100 系列包含溫度補償。 立即購買
    MC100EP139DTR2GONMC10/100EP139 是一款低歪曲率 2/4 分頻、4/5/6 分頻時鐘生成芯片進行分頻,明確適用于低歪曲率時鐘生成應用。內部分頻器互相同步,因此公共輸出邊全部精確對齊。該器件可由差分或單端 ECL 驅動,如果使用正向電源,則由 LVPECL 輸入信號驅動。另外,通過使用 VBB 輸出,可以將正弦源以交流方式耦合到該器件中。如果要使用單端信號,則應該將 VBB 引腳聯(lián)接 CLKbar 輸入,并通過 0.01 uF 電容器旁通接地。公共啟用 (ENbar) 是同步的,因此內部分頻器僅在內部時鐘已在低電平狀態(tài)時啟用/禁用。這樣會避免當設備啟用/禁用時在內部時鐘上產生短時鐘脈沖,這種情況可能發(fā)生在異步控制中。內部啟用觸發(fā)器在輸入時鐘的下降邊進行計時,因此,所有相關規(guī)格限制都參考到時鐘輸入的負邊。啟動時,內部觸發(fā)器將達到隨機狀態(tài);因此,對于使用多個 EP139 的系統(tǒng)來說,必須斷定主時鐘重置 (MR) 輸入以確保同步。對于僅使用一個 EP139 的系統(tǒng),不需要作為內部分頻器設計運行的 MR 引腳將確保一個器件 2/4 輸出分頻和 4/5/6 個輸出分頻之間的同步。所有 VCC 和 VEE 引腳必須外部聯(lián)接電源才能保證正確運行。100 系列包含溫度補償。 立即購買
    MC100EP139DTGONMC10/100EP139 是一款低歪曲率 2/4 分頻、4/5/6 分頻時鐘生成芯片進行分頻,明確適用于低歪曲率時鐘生成應用。內部分頻器互相同步,因此公共輸出邊全部精確對齊。該器件可由差分或單端 ECL 驅動,如果使用正向電源,則由 LVPECL 輸入信號驅動。另外,通過使用 VBB 輸出,可以將正弦源以交流方式耦合到該器件中。如果要使用單端信號,則應該將 VBB 引腳聯(lián)接 CLKbar 輸入,并通過 0.01 uF 電容器旁通接地。公共啟用 (ENbar) 是同步的,因此內部分頻器僅在內部時鐘已在低電平狀態(tài)時啟用/禁用。這樣會避免當設備啟用/禁用時在內部時鐘上產生短時鐘脈沖,這種情況可能發(fā)生在異步控制中。內部啟用觸發(fā)器在輸入時鐘的下降邊進行計時,因此,所有相關規(guī)格限制都參考到時鐘輸入的負邊。啟動時,內部觸發(fā)器將達到隨機狀態(tài);因此,對于使用多個 EP139 的系統(tǒng)來說,必須斷定主時鐘重置 (MR) 輸入以確保同步。對于僅使用一個 EP139 的系統(tǒng),不需要作為內部分頻器設計運行的 MR 引腳將確保一個器件 2/4 輸出分頻和 4/5/6 個輸出分頻之間的同步。所有 VCC 和 VEE 引腳必須外部聯(lián)接電源才能保證正確運行。100 系列包含溫度補償。 立即購買

    技術資料

    標題類型大小(KB)下載
    AC Characteristics of ECL DevicesPDF896 點擊下載
    ECL Clock Distribution TechniquesPDF54 點擊下載
    Interfacing Between LVDS and ECLPDF121 點擊下載
    Designing with PECL (ECL at +5.0 V)PDF102 點擊下載
    The ECL Translator GuidePDF142 點擊下載
    Odd Number Divide By Counters with 50% Outputs and Synchronous ClocksPDF90 點擊下載
    ECLinPS, ECLinPS Lite, ECLinPS Plus and GigaComm Marking and Ordering Information GuidePDF71 點擊下載
    Storage and Handling of Drypack Surface Mount DevicePDF49 點擊下載

    應用案例更多案例

    系列產品索引查看所有產品

    MC10EP446MC1413MIC2102MD1811
    MCP14E4MCP9903MIC2183MC74ACT74
    MC33368MCP45HV31MIC2843MCP9503
    MSP430F149MC74VHCT373AMC100EP11MCP4431
    MC74VHC1G08MC74AC257MIC38C42MC34060A
    Copyright ?2012-2025 hqchip.com.All Rights Reserved 粵ICP備14022951號工商網監(jiān)認證 工商網監(jiān) 營業(yè)執(zhí)照