free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

尊敬的客戶:為給您持續(xù)提供一對一優(yōu)質(zhì)服務(wù),即日起,元器件訂單實(shí)付商品金額<300元時,該筆訂單按2元/SKU加收服務(wù)費(fèi),感謝您的關(guān)注與支持!
    首頁產(chǎn)品索引LMK04816

    LMK04816

    購買收藏
    具有雙環(huán) PLL 的三輸入低噪聲時鐘抖動消除器

    制造商:TI

    產(chǎn)品信息

    描述 LMK04816 器件是業(yè)界性能最為優(yōu)異的時鐘調(diào)節(jié)器,具備出色的時鐘抖動消除、生成和分配等高級功能, 能夠充分滿足新一代系統(tǒng)要求。雙環(huán)PLLATINUM 架構(gòu)采用低噪聲VCXO 模塊可實(shí)現(xiàn)111fs 的RMS 抖動 (12kHz 至20MHz)或采用低成本外部晶振及變?nèi)荻O管實(shí)現(xiàn)低 于200fs 的RMS 抖動(12kHz 至20MHz)。雙環(huán)路架構(gòu)由兩個高性能鎖相環(huán)(PLL)、一個低噪聲晶體振蕩器電路以及一個高性能壓控振蕩器(VCO) 構(gòu) 成。第一個PLL (PLL1) 具有低噪聲抖動消除器功能,而第二個PLL (PLL2) 執(zhí)行時鐘生成。PLL1 可配置為 與外部VCXO 模塊配合使用,或與具有外部可調(diào)晶體和變?nèi)荻O管的集成式晶體振蕩器配合使用。用于很窄 的環(huán)路帶寬時,PLL1 使用VCXO 模塊或可調(diào)晶體的優(yōu)異近端相位噪聲(偏移低于50kHz)清理輸入時 鐘。PLL1 的輸出將用作PLL2 的清理輸入?yún)⒖迹枣i定集成式VCO??蓪LL2 的環(huán)路帶寬進(jìn)行優(yōu)化以清 理遠(yuǎn)端相位噪聲(偏移高于50 kHz),集成式VCO優(yōu)于VCXO 模塊或PLL1 中使用的可調(diào)晶體。特性 超低均方根(RMS) 抖動性能 100fs RMS 抖動(12kHz 至20MHz) 123fs RMS 抖動(100Hz 至20MHz) 雙環(huán)PLLATINUM?鎖相環(huán)(PLL) 架構(gòu) PLL1 集成低噪聲晶體振蕩器電路 輸入時鐘丟失時采用保持模式 自動或手動觸發(fā)/恢復(fù) PLL2 標(biāo)準(zhǔn)化1Hz (PLL) 噪底為 ?227dBc/Hz 相位檢測器速率最高可達(dá)155MHz OSCin 倍頻器 集成低噪聲壓控振蕩器(VCO) VCO 頻率范圍為2370MHz 至2600MHz三個具有LOS 的冗余輸入時鐘 自動和手動切換模式 50% 占空比輸出分配,1 至1045(偶數(shù)和奇數(shù)) 低電壓正射極耦合邏輯(LVPECL),低壓差分信令 (LVDS) 或低電壓互補(bǔ)金屬氧化物半導(dǎo)體 (LVCMOS) 可編程輸出 固定或可動態(tài)調(diào)節(jié)的精密數(shù)字延遲 模擬延遲控制(步長為25ps),最高可達(dá)575ps 1/2 時鐘分配周期分步數(shù)字延遲,最高可達(dá)522 個 步長 13 路差分輸出;最高可達(dá)26 路單端輸出 多達(dá)5 個VCXO 和晶體緩沖輸出 高達(dá)2600MHz 的時鐘速率 0 延遲模式 加電時3 個缺省時鐘輸出 多模式:雙PLL、單PLL 和時鐘分配 工業(yè)溫度范圍:?40°C 至+85°C 3.15V 至3.45V 工作電壓 封裝:64 引腳超薄型四方扁平無引線(WQFN) (9.0mm × 9.0mm × 0.8 mm)

    應(yīng)用案例更多案例

    系列產(chǎn)品索引查看所有產(chǎn)品

    LE25U20AMBLV8139JALV5237JALAN9210
    LM2902SLV8414CSLAN9303Mlm339
    LMC6482QMLLM2576LE25U20AQGLMH6609-MIL
    LB1860MLM2904VLIS3DHTRLM358S
    LV5725JALIS3DELV5980MDLB11852FV
    Copyright ?2012-2025 hqchip.com.All Rights Reserved 粵ICP備14022951號工商網(wǎng)監(jiān)認(rèn)證 工商網(wǎng)監(jiān) 營業(yè)執(zhí)照