
描述
該CAT24C01 / 02 /04/ 08/16為1 - KB, 2 - KB, 4 KB , 8 KB和16 KB分別組織CMOS串行EEPROM器件內(nèi)部為8/16/32/64分別,每頁16字節(jié)128頁。所有設(shè)備都支持兩種標(biāo)準(zhǔn)( 100千赫)以及快( 400千赫)I2C協(xié)議。
數(shù)據(jù)被寫入通過提供一個(gè)起始地址,然后加載1到16連續(xù)的字節(jié)為一個(gè)頁寫緩沖,然后寫入所有數(shù)據(jù)非易失性存儲(chǔ)器中的一個(gè)內(nèi)部寫周期。數(shù)據(jù)由讀提供起始地址,然后移出數(shù)據(jù),同時(shí)串行自動(dòng)遞增內(nèi)部地址計(jì)數(shù)。外部地址引腳使其能夠處理多達(dá)八個(gè)CAT24C01或CAT24C02 ,四CAT24C04 ,二CAT24C08一在同一總線上CAT24C16設(shè)備。
特點(diǎn)
支持標(biāo)準(zhǔn)和快速I 2C協(xié)議
1.7 V至5.5 V電源電壓范圍
16字節(jié)頁寫緩沖
硬件寫保護(hù)整個(gè)內(nèi)存
施密特觸發(fā)器和噪音抑制上我的過濾器 2C總線輸入( SCL和SDA )
低功耗CMOS技術(shù)
超過1,000,000編程/擦除周期
百年數(shù)據(jù)保留
工業(yè)級(jí)和擴(kuò)展級(jí)溫度范圍
這些器件是無鉛,無鹵素/無溴化阻燃劑和符合RoHS柔順
CAT24C02WI-G 引腳圖
CAT24C02WI-G 封裝圖
CAT24C02WI-G 封裝圖
CAT24C02WI-G 封裝圖
CAT24C02WI-G 封裝圖
1.關(guān)閉非IIC通信器件,比如我的開發(fā)板SDA和SCL也連接了DS1302,造成干擾會(huì)沒有結(jié)果。 2.IIC通信的應(yīng)答,發(fā)送端在SCL為0時(shí)將SDA置1,等待接收端拉低SDA;接收端在拉低SDA持續(xù)一個(gè)周期后,應(yīng)將SDA置1釋放總線。
I2C總線是一種用于IC器件之間連接的二線制總線。它通過SDA(串行數(shù)據(jù)線)及SCL(串行時(shí)鐘線)兩根線在連到總線上的器件之間傳送信息,并根據(jù)地址識(shí)別每個(gè)器件:不管是單片機(jī)、存儲(chǔ)器、LCD驅(qū)動(dòng)器還是鍵盤接口。
使用Platformio平臺(tái)的libopencm3開發(fā)框架來開發(fā)STM32G0,以下為EEPROM M24C02的使用方法。
本文主要介紹了一下目前市場(chǎng)上面24C02幾種打線方式的區(qū)別,有利于消費(fèi)者在芯片選型替代、電路設(shè)計(jì)、軟件編程的注意一些細(xì)節(jié),另外就是給出了用C語言軟件模擬I2C協(xié)議和用匯編語言軟件模擬I2C協(xié)議對(duì)24C02進(jìn)行存取數(shù)據(jù)的代碼
AT24C02是IIC接口的EEPROM存儲(chǔ)芯片,這顆芯片非常經(jīng)典,百度搜索可以找到非常多的資料,大多都是51、STM32單片機(jī)的示例代碼,大多采用模擬時(shí)序、裸機(jī)系統(tǒng)運(yùn)行。當(dāng)前文章介紹在Linux
AT24C02的讀寫程序,24C02 read / write process 關(guān)鍵字:AT24C02的讀寫程序 AT24C02的讀寫程序
24C02讀寫匯編程序,24C02 read / write process 關(guān)鍵字:24C02讀寫匯編程序 24C02讀寫匯編程序
24c02讀寫程序(已通過測(cè)試),24C02 read / write process 關(guān)鍵字:24c02讀寫程序(已通過測(cè)試
CAT25256LI-G | CAT5140 | CC1310 | CESD5V0D5 |
CS5171 | CJ7812 | CAT9532 | C3225X7S2A475M200AB |
CAT803 | CS51221 | CAT885 | CAT3604A |
CESD5V0D3 | CAT3224 | CAT5409 | CC0805KRX7R9BB104 |
CC2560 | CAV24C08 | CR2025 | CAV25M01 |