
制造商:ADI/AD
優(yōu)勢和特點(diǎn)
RS-232兼容
以3 V或5 V邏輯工作
超低功耗CMOS:1.3 mA(工作時(shí))
低功耗關(guān)斷模式:0.2 μA
適用于串行端口鼠標(biāo)
數(shù)據(jù)速率:116 kb/s
電荷泵電容:1 μF
+3 V至+3.6 V單電源供電
關(guān)斷期間兩個(gè)接收器為活動(dòng)狀態(tài)(ADM560)
產(chǎn)品詳情
ADM560/ADM561均為接口器件,內(nèi)置4個(gè)驅(qū)動(dòng)器和5個(gè)接收器,采用+3.3 V單電源供電,符合EIA-232標(biāo)準(zhǔn)。這些器件具有片上DC-DC轉(zhuǎn)換器,無需±5 V雙電源。此DC-DC轉(zhuǎn)換器內(nèi)置倍壓器和電壓反相器,可在內(nèi)部從+3.3 V輸入電源產(chǎn)生±6.6 V電壓。ADM560和ADM561的功耗僅為5 mW,非常適合電池供電應(yīng)用及其它對功耗敏感的應(yīng)用。同時(shí)提供關(guān)斷功能,可將功耗降至0.66 μW。
ADM560具有低電平有效關(guān)斷信號和高電平有效接收器使能信號。關(guān)斷模式下,仍有兩個(gè)接收器保持活動(dòng)狀態(tài),以便監(jiān)控外設(shè)。利用此特性,器件可以在外設(shè)開始通信之前始終保持關(guān)斷狀態(tài)?;顒?dòng)接收器可以提醒處理器,然后通過處理器讓ADM560脫離關(guān)斷模式。
ADM561具有高電平有效關(guān)斷信號和低電平有效接收器使能信號。關(guān)斷模式下,該器件的所有接收器均禁用。
ADM560/ADM561采用CMOS技術(shù)制造,功耗極低,并具有高度可靠的過壓保護(hù)和防閂鎖特性。接收器輸入可以承受最高±25 V的電壓。發(fā)射器輸入可以采用3V或5V邏輯電平驅(qū)動(dòng)。因此,這些器件可以在3 V/5 V混合電源系統(tǒng)中工作。
ADM560/ADM561提供28引腳SO和28引腳SSOP兩種封裝。
ADM561電路圖
ADM561 引腳圖
型號 | 制造商 | 描述 | 購買 |
---|---|---|---|
ADM561JRZ-REEL | - | - | 立即購買 |
ADM561JRZ | - | - | 立即購買 |
ADM561JRSZ-REEL | - | - | 立即購買 |
ADM561JRSZ | - | - | 立即購買 |
ADM561JRS-REEL | - | - | 立即購買 |
ADM561JRS | - | - | 立即購買 |
隨著科技與經(jīng)濟(jì)的發(fā)展,汽車數(shù)量也逐漸增多,交通管理問題日漸嚴(yán)峻。如何建立一個(gè)科學(xué)有效的交通管理系統(tǒng)是交通管理的重點(diǎn)。智能交通系統(tǒng)(TTS)隨著科技的興起,是未來交通管理發(fā)展的必然趨勢,也是電子信息技術(shù)的一個(gè)...
ADM2682E/ADM2687E是具備±15 kV ESD保護(hù)功能的完全集成式5 kV rm信號和電源隔離數(shù)據(jù)收發(fā)器,適合多點(diǎn)傳輸線路上的高速通信應(yīng)用。ADM2682E/ADM2687E集成了一個(gè)5 kV rms隔離DC/DC電源,省去了外部DC/DC隔離模塊。
本文介紹的是一個(gè)由NE561B集成鎖相環(huán)模塊構(gòu)成的雙邊帶調(diào)制解調(diào)電路。該電路輸入調(diào)制信號的載波頻率f0=1MHz。AM調(diào)制信號加在乘法器輸入端的同時(shí),也通過Rv1、CY1、RY2和CY2加到相位檢波電路上,并把PLL的VCO的頻率鎖定在f0上。
在該方案中,32位RISC MCU負(fù)責(zé)運(yùn)行嵌入式Llinux,以進(jìn)行無線局域網(wǎng)/以太網(wǎng)傳輸、硬盤存儲(chǔ)、音頻編解碼、文件管理以及控制處理等。MCU從網(wǎng)絡(luò)接收到的媒體流可以存儲(chǔ)到硬盤或者通過SPI接口(速率可達(dá)12 Mbps)傳給BF533,然后由BF53...
基于Blackfin561的JPEG2000壓縮算法實(shí)現(xiàn)及優(yōu)化 O 引言 JPEG2000數(shù)字圖像壓縮標(biāo)準(zhǔn)是國際標(biāo)準(zhǔn)組織(ISO)和國際電信聯(lián)盟(ITU)聯(lián)合制定的新一代靜止
作者創(chuàng)新性的實(shí)現(xiàn)了一種基于ADSP—BF561雙核處理器的圖像平移系統(tǒng)的設(shè)計(jì)。由于充分利用了BF561的描述子存儲(chǔ)方式,以及其DMA和MDMA數(shù)據(jù)傳輸方式,結(jié)構(gòu)設(shè)計(jì)簡單,實(shí)時(shí)性好。仿真結(jié)果證
Blackfin561是Blackfin系列中的一款高性能定點(diǎn)DSP視頻處理芯片。H.264視頻壓縮算法采用與H.263和MPEG-4類似的、基于塊的混和編碼方法,它采用幀內(nèi)編碼(Intra)和幀間編碼(Inter)兩種編碼模式。
ADP1828 | AD8023 | AD580 | AD7924 |
ADP2147 | AD7451 | AD9943 | ADP1613 |
AD8387 | AD9216 | AD7770 | ADL5320 |
ASM3P2853A | AD5648 | AD8113 | AD9863 |
ADM8694 | ADV7480 | AD8250 | ADP5020 |