free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

尊敬的客戶:為給您持續(xù)提供一對一優(yōu)質服務,即日起,元器件訂單實付商品金額<300元時,該筆訂單按2元/SKU加收服務費,感謝您的關注與支持!
    首頁產(chǎn)品索引AD7453

    AD7453

    購買收藏
    偽差分輸入、555 kSPS、12位ADC,采用8引腳SOT-23封裝

    制造商:ADI/AD

    中文數(shù)據(jù)手冊

    產(chǎn)品信息

    優(yōu)勢和特點

      低功耗(最大吞吐量時):- 典型7 mW(555 kSPS、5 V電源)- 典型3 mW(555 kSPS、3 V電源)

      寬輸入帶寬:- 70 dB信納比(100 kHz輸入頻率)

      靈活的功耗/串行時鐘速度管理

      額定電壓(VDD):2.7 V至5.25 V

      偽差分模擬輸入

      無流水線延遲

      高速串行接口: SPI?/QSPI?/MICROWIRE?/DSP 兼容

      省電模式:最大1 μA

      8引腳SOT-23封裝

    產(chǎn)品詳情

    AD7453是一款12位、低功耗、逐次逼近型(SAR)模數(shù)轉換器(ADC),采用偽差分模擬輸入,工作電壓為2.7 V至5.25 V單電源,最高吞吐量為555 kSPS。

    該器件內(nèi)置一個低噪聲、寬帶寬、差分采樣保持(T/H)放大器,可處理1 MHz以上的輸入頻率,-3 dB帶寬典型值為20 MHz。外部基準電壓通過VREF引腳輸入,可在100 mV至3.5 V范圍內(nèi)變化,具體取決于電源和應用。

    轉換過程和數(shù)據(jù)采集通過 CS 與串行時鐘進行控制,從而為器件與微處理器或DSP接口創(chuàng)造了條件。輸入信號在 CS 的下降沿進行采樣,而轉換同時在此處啟動。

    該器件采用SAR架構,確保無流水線延遲。

    AD7453采用先進的設計技術,可在高吞吐量的情況下實現(xiàn)極低的功耗。

    電路圖、引腳圖和封裝圖

    在線購買

    型號制造商描述購買
    AD7453BRTZ-REEL7-- 立即購買

    技術資料

    標題類型大小(KB)下載
    8- to 18-Bit SAR ADCs ... From the Leader in High Performance AnalogPDF1885 點擊下載

    應用案例更多案例

    系列產(chǎn)品索引查看所有產(chǎn)品

    ATMEGA64A-AUAD7985AD8212at91sam9263
    AD5542ADP1653ADL7003ADM1270
    ADA4895-1AD9549ADA4417-3ADT7311
    AD8624ADCMP565AD9129ADA4637-1
    AD5620AT24CM01-SHD-TADSP-TS101SAD8648
    Copyright ?2012-2025 hqchip.com.All Rights Reserved 粵ICP備14022951號工商網(wǎng)監(jiān)認證 工商網(wǎng)監(jiān) 營業(yè)執(zhí)照