
373 的輸出端 Q0~Q7 可直接與總線相連。
當(dāng)三態(tài)允許控制端 OE 為低電平時(shí),Q0~Q7為正常邏輯狀態(tài),可用來驅(qū)動負(fù)載或總線。當(dāng) OE 為高電平時(shí),Q0~Q7 呈高阻態(tài),即不驅(qū)動總線,也不為總線的負(fù)載,但鎖存器內(nèi)部的邏輯操作不受影響。
當(dāng)鎖存允許端 LE 為高電平時(shí),Q 隨數(shù)據(jù) D 而變。當(dāng) LE 為低電平時(shí),D 被鎖存在已建立的數(shù)據(jù)電平。當(dāng) LE 端施密特觸發(fā)器的輸入滯后作用,使交流和直流噪聲抗擾度被改善 400mV。
74LS373在單片機(jī)擴(kuò)展系統(tǒng)中的典型應(yīng)用電路
當(dāng)74LS373用作地址鎖存器時(shí),應(yīng)使OE為低電平,此時(shí)鎖存使能端G為高電平時(shí),輸出Q0-Q7的狀態(tài)與輸入端D1-D7狀態(tài)相同;當(dāng)G發(fā)生負(fù)的跳變時(shí),輸入端D0-D7 數(shù)據(jù)鎖入Q0-Q7。51單片機(jī)的ALE信號可以直接與74LS373的G連接。在MCS-51單片機(jī)系統(tǒng)中,其連接方法如下圖所示。其中輸入端1D-8D接至單片機(jī)的P0口,輸出端提供的是低8位地址,G端接至單片機(jī)的地址鎖存允許信號ALE。輸出允許端OE接地,表示三態(tài)輸出門一直導(dǎo)通,可以送出地址信號。引出端:
D0~D7 數(shù)據(jù)輸入端
OE 三態(tài)允許控制端(低電平有效)
Q0~Q7 輸出端
真值表:
電氣參數(shù):
推薦工作條件:
74LS373電路圖
74LS373 引腳圖
74LS373 封裝圖
型號 | 制造商 | 描述 | 購買 |
---|---|---|---|
74LS373 | Other | CONUFL001-SMD- | 立即購買 |
74LS373DW | Knowles | 貼片電容(MLCC) 1808 560pF ±5% 500V C0G(NP0) | 立即購買 |
74LS373SCX | Samtec | CONN HEADER SMD 37POS 1MM | 立即購買 |
74LS373SC | SiTime | 有源晶振 3.3V ±25ppm 7.3728MHz SMD-4 | 立即購買 |
74LS373PC | Samtec | CONN RCPT 70POS 0.039 GOLD SMD | 立即購買 |
標(biāo)題 | 類型 | 大?。↘B) | 下載 |
---|---|---|---|
74系列芯片資料大全_(中文) | 67 | 點(diǎn)擊下載 | |
74ls373 datasheet (8-bit regis | RAR | 344 | 點(diǎn)擊下載 |
74LS373中文資料pdf | RAR | 333 | 點(diǎn)擊下載 |
74LS373鎖存器資料 | 99 | 點(diǎn)擊下載 | |
N74LS373N芯片資料 | 156 | 點(diǎn)擊下載 | |
74ls373中文資料 | 269 | 點(diǎn)擊下載 | |
74hc373中文資料 | RAR | 133 | 點(diǎn)擊下載 |
74LS54373/74ls74373 八D鎖存器 中文資料 | 263 | 點(diǎn)擊下載 |
雖然74LS573和74HC573都是八D鎖存器,但是74LS屬于TTL類型的集成電路,而74HC屬于CMOS集成電路。
74LS373是一款常用的地址鎖存器芯片,由八個(gè)并行的、帶三態(tài)緩沖輸出的D觸發(fā)器構(gòu)成。(利用74LS373設(shè)計(jì)的搶答器電路圖)在單片機(jī)系統(tǒng)中為了擴(kuò)展外部存儲器,通常需要一塊74LS373芯片。本文將介紹74LS373的工作原理,內(nèi)容涵蓋引...
74ls373和74hc573都是八D鎖存器(三態(tài))。74ls373是TTL電路,電源電壓是5V。74hc573是cmos電路,電源電壓工作范圍是2V ~ 6V。74ls373和74hc573的引腳編排不一樣。
74LS373是一款常用的地址鎖存器芯片,由八個(gè)并行的、帶三態(tài)緩沖輸出的D觸發(fā)器構(gòu)成。在單片機(jī)系統(tǒng)中為了擴(kuò)展外部存儲器,通常需要一塊74LS373芯片。
74LS373是一款常用的地址鎖存器芯片,由八個(gè)并行的、帶三態(tài)緩沖輸出的D觸發(fā)器構(gòu)成。鎖存端LE 由高變低時(shí),輸出端8 位信息被鎖存,直到LE 端再次有效。 當(dāng)三態(tài)門使能信號OE為低電平時(shí),三態(tài)門導(dǎo)通,允許Q0~Q7輸出,OE為高電平...
利用74LS373設(shè)計(jì)的搶答器電路它由一片8D鎖存器74LS373。8只組別按鍵開關(guān)S1-S8,8組別搶答有效的狀態(tài)顯示發(fā)光二極管L1-L8,一個(gè)復(fù)位按鍵FW等組成。該8路競賽搶答器,每組受控于一個(gè)搶答按鍵開關(guān),高電平表示搶答有效。
74LS273是8位數(shù)據(jù)/地址鎖存器,他是一種帶清除功能的8D觸發(fā)器74LS273管腳圖功能表等資料。1D~8D為數(shù)據(jù)輸入端,74ls2731Q~8Q為數(shù)據(jù)輸出端,正脈沖觸發(fā),低電平清除,常用作8位地址鎖存器。
74ls165引腳圖:74LS165 pdf|sn54165A pdf
74VHC86 | 74VCX245 | 74LCX157 | 74LS48 |
74LVXC4245 | 74LVTH125 | 74LCXH16244 | 74VHC132 |
74VHC541 | 74AUP1G59 | 74AUP1G97 | 74VHCT240A |
74LVC00 | 74LCXR2245 | 74hc573 | 7WB383 |
74LVT162244 | 760390015 | 74LVTH162244 | 74LCX373 |